Эмуляция работы VHDL-кода(не работает пример от ni)

Ответить
boov
beginner
beginner
Сообщения: 17
Зарегистрирован: 28 сен 2008, 23:33
Версия LabVIEW: 8.5
Контактная информация:

Эмуляция работы VHDL-кода(не работает пример от ni)

Сообщение boov »

Привет всем.
Не удалось заставить работать пример в режиме эмуляции.
Importing HDL Code into FPGA VIs Using the HDL Interface Node

Не зависимо от того, что подается на вход, на выходе всегда ноль...

Никто не сталкивался с подобным?

Спасибо.

PS: LabVIEW 8.6 and FPGA Modul 8.6
всё, что случается, имеет причину...
boov
beginner
beginner
Сообщения: 17
Зарегистрирован: 28 сен 2008, 23:33
Версия LabVIEW: 8.5
Контактная информация:

Re: Эмуляция работы VHDL-кода(не работает пример от ni)

Сообщение boov »

Если это поможет решению вопроса, выкладываю здесь свой пример и пример от NI.
Вложения
Using the HDL Node.zip
пример от NI
(52.79 КБ) 189 скачиваний
mantissa_51.zip
мой пример
(65.64 КБ) 195 скачиваний
всё, что случается, имеет причину...
Аватара пользователя
Eugen Graf

Activity Professionalism Silver Black
guru
guru
Сообщения: 6502
Зарегистрирован: 13 ноя 2007, 02:20
Награды: 4
Версия LabVIEW: 2009
Откуда: Saarbrücken
Контактная информация:

Re: Эмуляция работы VHDL-кода(не работает пример от ni)

Сообщение Eugen Graf »

Ну если даже пример не работает, то может быть стоит перепроверить настройки узла?
Ты делал так же со сдвиговым регистром? Если да, то при первой итерации в индикаторе Result будет 0.
boov
beginner
beginner
Сообщения: 17
Зарегистрирован: 28 сен 2008, 23:33
Версия LabVIEW: 8.5
Контактная информация:

Re: Эмуляция работы VHDL-кода(не работает пример от ni)

Сообщение boov »

Проблема оказалось в другом.
Это невозможно сделать в принципе.

Я хотел с помощью эмулятора FPGA проверить работу vhdl кода.
Но согласно документации NI для эмуляии HDL-Node необходимо реализовать
средствами LabVIEW его модель. А это совершенно не то что мне нужно.

Таким образом, я вижу единственный вариант - отладка непосредственно с использованием FPGA.

Там этот пример работает - проверено =)
всё, что случается, имеет причину...
Ответить
  • Похожие темы
    Ответы
    Просмотры
    Последнее сообщение

Вернуться в «Real Time / FPGA / Embedded»